簡易檢索 / 詳目顯示

研究生: 黃思偉
Szi-Wei Huang
論文名稱: 設計超高速交換機Linecard之使用SerDes晶片傳輸資料:實作與經驗
Data Transmission using SerDes Chips for the Design of Gigabit Linecards:Implementation and Experience
指導教授: 李端興
Duan-Shin Lee
口試委員:
學位類別: 碩士
Master
系所名稱: 電機資訊學院 - 通訊工程研究所
Communications Engineering
論文出版年: 2005
畢業學年度: 93
語文別: 中文
論文頁數: 29
中文關鍵詞: 高速交換機布可夫-范紐曼交換機進串並轉換/並串轉換
外文關鍵詞: SerDes, SerDes/Serial-DeSerial, Line Card, switch
相關次數: 點閱:2下載:0
分享至:
查詢本校圖書館目錄 查詢臺灣博碩士論文知識加值系統 勘誤回報
  • 有人說:「二十一世紀是網路的世紀。」確實如此,目前全球企業正面臨一場前所未見的改革,這場改革被許多人稱之為「網際網路創造的工業革命」。在資料的傳送大大的增加下,對於高速網路的交換機需求,自然是越來越顯迫切。目前的交換機架構中多數都是採用共享記憶體(Share Memory)交換方式。此種方法需要仰賴記憶體的高速處理能力,而隨著網路傳輸速度越來越快,這類型的交換機已經無法符合我們的需求了。近年來佇列縱橫式交換機(Input-Buffered Crossbar Switch)逐漸受到多方的矚目;此種類型的交換機會在每個輸入埠(Input Port)前放置暫存器(Buffer),且時間軸會被劃分為許多同步的時槽(Time Slot);在同一時槽中,輸入埠與輸出埠的連接設定將依照排列矩陣(Permutation Matrix)來設定,儲存在不同輸入埠暫存器內的封包可以被同時讀出,而交換到其設定的輸出埠,(圖1.1) 。然而此種類型的佇列氏交換機在設計之出有著前端阻礙(HOL,Head-of-Line Blocking)的問題,所以輸出率低且有封包延遲控制的困難。近年來交換機也大大的改變架構,以因應網路的需求,從輸入佇列縱橫式交換機到布可夫-范紐曼交換機,再經由改良後的百分之百輸出率”負載平衡之布可夫-范紐曼交換機”,最新的信件式順序交換機架構,不但有高輸出率也解決封包順序問題。如何實做高速的交換機,並以模組化設計,以具有可擴充性的價值,是一個值得討論的議題。本篇論文討論如何學習使用並且驗證SerDes技術,並討論將其應用到交換機的Line Card上的一些相關技術與問題。


    一、簡介----------------------------------1 二、系統架構與運作流程--------------------5 三、實做流程-----------------------------10 四、系統驗證與實做問題討論---------------16 五、結論---------------------------------25 參考文獻---------------------------------26

    [1]Cheng-Shang Chang,Wen-Jyh Chen and Hsiang-Yi Huang,”Birkhoff-von Neumann input buffered crossbar switches,”IEEE INFOCOM 2000.
    [2] Cheng-Shang Chang, Duan-Shin Lee and Yi-Shean Jou, "Load balanced Birkhoff-von Neumann switches, part I: one-stage buffering," Computer Communications, Vol. 25, pp.611-622, 2002.
    [3]Texas Instruments, TLK1501 Serdes EVM User Guide.
    (http://focus.ti.com/docs/prod/folders/print/tlk1501.html)
    [4]Altera, PCI High-Speed Stratix Development Board User Guide. (http://www.altera.com/literature/ds/ds_stratix_pci_bd.pdf)
    [5]Altera, Stratix GX Development Board User Guide.
    [6].Verilog硬體描述語言數位電路設計實務 鄭信源 儒林出版社
    [7].系統晶片設計 使用QuartusII 廖裕評 陸瑞強 全華出版社
    [8].Verilog硬體描述語言 黃英叡等 全華出版社

    無法下載圖示 全文公開日期 本全文未授權公開 (校內網路)
    全文公開日期 本全文未授權公開 (校外網路)

    QR CODE