研究生: |
許彧祥 Hsu, Yu-Hsiang |
---|---|
論文名稱: |
流體介面式阻抗量測系統之開發 A fluid-interconnected impedance measurement system for structure monitoring |
指導教授: |
蘇育全
Su, Yu-Chuan |
口試委員: | |
學位類別: |
碩士 Master |
系所名稱: |
原子科學院 - 工程與系統科學系 Department of Engineering and System Science |
論文出版年: | 2010 |
畢業學年度: | 98 |
語文別: | 中文 |
論文頁數: | 72 |
中文關鍵詞: | 摺疊疊接放大器 、阻抗量測 、鎖相放大器 |
外文關鍵詞: | folded cascode operation amplifier, impedance measurement, lock-in amplifier |
相關次數: | 點閱:1 下載:0 |
分享至: |
查詢本校圖書館目錄 查詢臺灣博碩士論文知識加值系統 勘誤回報 |
本研究主要目的在設計與實現電阻抗量測電路系統,期望可應用於齲齒檢測探針以及液滴位置感測器等內含流體介面的系統。本系統使用台灣積體電路製造公司所提供0.35μm Mixed-Signal 2P4M技術進行製作。系統包含訊號產生電路、放大電路、與脈波調變電路。訊號產生電路使用振盪器與單穩態多諧振盪器產生控制訊號到電流源電路,利用開關控制電容充放電產生交流電流,接著將電流導入待測阻抗,其中控制震盪器頻率的電阻與電容採用外接,以方便多重頻率下的量測。另外放大器電路則由摺疊疊接放大器與整流器所組成,利用回授電阻控制放大器的倍率,以放大器與二極體組成整流器,將量測到的交流電壓轉成直流電壓,最後由鋸齒波產生器與比較器解調訊號,輸出為不同寬度的方波,表示待測電阻抗的大小。
除了積體電路的設計與實現之外,本研究也直接使用電子元件建構內含鎖相放大電路的小型電阻抗量測系統,其量測範圍為10KΩ至1MΩ,頻率在100Hz至10KHz區間。系統中包含弦波電壓與固定交流電流的訊號產生器,以及偵測微小訊號的鎖相放大器。最後系統輸出為兩直流訊號,分別代表電阻抗的大小與相位值,依此可得到所需的電阻抗資訊。
[1] 張紹宣,「自適應流體探針之設計與齲齒檢測之應用」,國立清華大學工程與
系統科學所,碩士論文,中華民國九十六年七月
[2] Pincus P, “A New Method of Examination of Molar Teeth Grooves for the Presence of
Dental Caries,” Journal of Physiology, 1951.
[3] Nomura H,et al, ”Some Observations on Electric Conductivity of the Tooth, ”Bull Tokyo
Dent Coll 12:15-23.
[4] Marie-Charlotte.D.N.Huysmans, et al, “Impedance Spectroscopy of Teeth with and
without Approximal Caries Lesions - An in vitro Study,” Journal of Dental Research 75
(11): 1871-1878, 1996.
[5] Christopher Longbottom, Marie-Charlotte.D.N.J. Huysmans,et al, “Detection of Dental
Decay and Its Extent Using Ac Impedance Spectroscopy,” Nature Medicine 2
(2):235-237, 1996.
[6] Marie-Charlotte.D.N.Huysmans, et al, “Electrical Conductance and Electrode Area on
Sound Smooth Enamel in Extracted Teeth,” Caries Research 29 (2): 88-93, 1995.
[7] Allen Holberg ,“ CMOS類比電路設計”P341-P354
[8] http://www.tonghui.com.cn/
[9] http://www.eettaiwan.com/ART_8800414639_480202_TA_c51d9a7b.HTM
[10] http://www.extech.com.tw/faq_1_1_1.htm?detail_no=98
[11] Analog Devices Inc.提供之AD5933晶片資料手冊
[12]Mart Min, Olev Martens, Toomas Parve,”Lock-in Measurement of
Bio-impedance Variations , ”Measurement ,vol.27,pp.21-28,2000
[13] Mart Min, Toomas Parve , “Improvement of Lock-in Electrical Bio-Impedance
Analyzer for Implantable Medical Devices, ”IEEE Transactions on Instrumentation
and Measurement ,vol.56,2007
[14] Toomas Parve,Raul Land ,”Improvement of Lock-in Signal Processing for Application
In Measurement of Electrical Bio-Impedance “,Proceedings of the Estonian Academy
of Sciences. Engineering , Vol.10(no.3), 2004
[15] Alberto Yúfera, Adoración Rueda,José Maria Muñoz, Ricardo Doldán, Gildas
Leger, and Esther O. Rodríguez-Villegas, ” A Tissue Impedance Measurement
Chip for Myocardial Ischemia Detection” IEEE Transactions onInstrumentation and
Measurement , vol.25,2007
[16] 吳定中、韓闕,微電子電路(ΙΙ ),十二章,吳定中,台灣,中華明國94年6
月,P8-6 - P8-30,P12-115–P12-158
[17] 蕭培墉、吳孟賢,HSPICE積體電路設計分析與模擬導論第六章,台灣東華書
局,台灣,中華明國96年6月,P233-P239
[18] 侯力彰,「交直流微小電流源之積體電路設計及應用」,國立暨南國際大學
電機工程學系,碩士論文,中華明國九十七年七月
[19] 陳詩伯,「單軸智慧型高功率驅動級保護電路之積體電路設計」,交通大學
電機與控制工程所,碩士論文,中華民國九十二年七月
[20] Hong-Wei Huang, Chia-Hsiang Lin , Ke-Horng Chen, ”A Programmable
Dual Hysteretic Window Comparator” IEEE ISCAS, pp. 1930-1933,May. 2008.
[21] Cheung Fai Lee and Philip KT Mok, “A monolithic current-mode CMOS DC-DC
converter with on-chip current sensing technique,” IEEE J.Solid-State
Circuits, pp.3–14, Jan. 2004.
[22] Analog Devices Inc.提供之AD829,AD620晶片資料手冊
[23] Behzad Razavi, “Design of Analog CMOS Integrated Circuit”P296-P309
[24] R.Jacob Baker, “CMOS Circuit ,Layout and Simulation”P529-533,
P796-808
[25] Yu-Pin Hsu , “A CMOS Low-noise Analog Front-End IC Design for
Biomedical Applications, “台灣大學電子所,碩士論文,中華民國96年7月
[26] http://info.tele.hc360.com/html/001/002/002/24691
[27] Alexander S. Ross, G. J. Saulnier, J. C. Newell and D. Isaacson ,“Current
Source Design for Electrical Impedance Tomography, ” Physiol. Meas., vol.
24, pp. 509-516,2003.
[28]黃尚仁,「Electrical Impedance Tomography System Development with Improved
Current Source」,國立成功大學醫學工程研究系,碩士論文,中華民國九十八年
[29]房仲彬,「Design of a Modulation Circuit for High Detection Limit System」,
國立清華大學電子工程研究所,碩士論文,中華民國九十八年七月