簡易檢索 / 詳目顯示

研究生: 薛守助
論文名稱: 金屬閘極與高介電層界面製程對高功函數閘極金氧半元件之電特性影響
Process of Interfacial Layer at Metal gate / High-k on Electrical Characteristic in MOS Devices with High Work Function Gate
指導教授: 張廖貴術
口試委員: 趙天生
劉致為
學位類別: 碩士
Master
系所名稱: 原子科學院 - 工程與系統科學系
Department of Engineering and System Science
論文出版年: 2012
畢業學年度: 100
語文別: 中文
論文頁數: 117
中文關鍵詞: 金屬閘極功函數
相關次數: 點閱:2下載:0
分享至:
查詢本校圖書館目錄 查詢臺灣博碩士論文知識加值系統 勘誤回報
  • 為了改善MOSFET 的性能,元件的尺寸被要求越來越小,許多新穎的研究成果已被發表出來,其中,高功函數金屬閘極的研究相當引人注目。本論文研究重點在金屬閘極和高介電層的界面製程,探討不同的界面處理對金氧半元件電特性之影響。主要分成四部分:在探討界面處理對元件有何影響前,我們想先了解,當介電層的成分比例改變
    時,對金屬閘極元件之電特性的影響。此部分實驗我們以ALD 的方式來沉積金屬閘極,並搭配兩種鉿與氧成分比例不同的高介電層:HfO2/Hf 或HfO2。主要分為兩個部分進行討論:一、討論HfO2 鉿氧成分比例改變時,對堆疊式金屬閘極元件之熱穩定性與電特性影響。二、研究TiN 的厚度變化對金屬閘極元件之電性及可靠性的影
    響。由實驗結果,我們用ALD 沉積5 奈米TiN 並搭配HfO2/Hf 的金氧半元件,具有較好的電性與可靠性,且功函數有些微提高。
    接著探討對元件的界面做CF4 電漿處理後,對元件有何影響。我們CF4 電漿處理的位置在High-K\Metal gate 界面或是Metal gate\Metal gate 界面,將界面曝露在CF4 電漿內30 秒或60 秒,並在後續製程進行不同溫度PMA:550oC、650oC、750oC。
    我們發現對元件的High-K\Metal gate 界面作CF4 電漿處理,並在製程中施加較低溫的PMA,可得到功函數較高的元件。CF4 電漿處理能提升金屬閘極元件的功函數,需注意的是,當我們CF4 電漿處理的時間較長或PMA 過高溫時,元件的電性表現及可靠性皆會變差。
    接在界面處理的討論之後,是討論提升元件功函數的議題,分成兩小節:(a).從金屬閘極材料選擇上著手,在金屬閘極中摻入高功函數材料Ni。我們將Ni 和TiN 共鍍,形成TiNiN 的合金,由於Ni 在高溫退火厚易往下擴散,故我們在TiNiN和HfON 之間沉積不同厚度的TiN,以TiN 來阻擋Ni 的擴散,使Ni 在不破壞元件特性的前提下,達到提升功函數的目的。由實驗結果,NiTi100 的sample 其電特性及可靠性越好,其中NiTiN100 其功函數約為4.7 eV,NiTiN150 功函數約為4.4 eV。TiN 本身為功函數較低的材料,由於NiTiN150 摻入的Ni 量遠少於TiN,提升元件功函數的效果較有限。(b).針對元件作界面處理,在介電層與金屬閘極界面分別摻入0、3、6 cycl 的氮化鋁,來提升元件功函數。實驗結果發現:在金屬閘極和介電層界面堆疊6 cycle 的AlN 可使元件的漏電流降低,遲滯現象和可靠性皆獲得改善,且元件功函數有提升的現象,功函數提升量與AlN 在High-K/Metal gate 之界面的量成正比,未來可將此項處理結果應用於其他高功函數材料堆疊的元件上。參考前面CF4 電漿處理以及在界面摻入AlN 的實驗經驗,將之使用於電晶體製程上。我們對金屬閘極TaN 與TiN 界面進行30 秒的CF4 電漿處理,並在介電層HfON
    與TiN 的界面分別沉積0、10、15 cycle 的AlN。與第五章的狀況不同的是,隨著AlN 含量上升,Vfb 有往左偏移的趨勢。在閘極漏電流的比較上,我們發現到隨著AlN 的量增加,漏電流有下降的趨勢。在IdVd 的部分,介電層與金屬閘極界面處有參雜AlN 的元件,其Id 的值較大。在元件轉導的比較上,我們發現有摻入AlN 的元件其轉導值較高。在載子移動率的比較上,得知AlN 15 cycle 的元件,其載子移動率會受Al 影響而下降,而在介面堆疊AlN 10 cycle 則可以在不降低元件載子移動率的前提下,改善元件的電性及可靠性。


    摘要 致謝 目錄 圖目錄 表目錄 第一章序言 1.1 研究金屬閘電極之動機 1.2 最近金屬閘電極的研究 1.3 金屬閘極面臨的挑戰 1.4 論文架構 第二章元件製程與量測 2.1 高功函數金屬閘極金氧半電容元件之製作流程 2.1.1 晶片刻號和晶背處理 2.1.2 成長閘極介電層 2.1.3 CF4 電漿處理 電容-電壓 (C-V) 特性量測 電流-電壓 (I-V) 特性量測 Stress-Induced Vfb shift (△Vfb) 特性量測 Stress-Induced Leakage Current (SILC) 特性量測 萃取金屬閘極之功函數 (Work Function) 2.3 金氧半電容物性與材料分析 2.3.1 X 光粉末繞射儀 (X-ray Powder Diffractometer) 2.3.2 二次離子質譜儀(Secondary Ion Mass Spectrometer, SIMS) 第三章 堆疊不同厚度ALD TiN 金屬閘極其介電層為HfO2/Hf 對金氧半元件特性影響及研究 3.1 研究動機 3.2 製程與量測 3.2.1 製程條件 3.2.2 量測參數 3.3 實驗結果與討論 3.3.1 高介電層為HfO2 或HfO2/Hf 對堆疊式金屬閘極元件電特性與可靠性之影 響 3.3.2 TiN的厚度變化對以HfO2 或HfO2/Hf 為介電層的堆疊式金屬閘極元件電特 性與可靠性分析 3.4 結論 第四章 對金屬閘極與高介電層界面或雙層金屬閘極界面間進行CF4 電漿處理之金氧半元件 電特性與可靠性比較 4.1 研究動機 4.2 製程與量測 4.2.1 製程條件 4.2.2 量測參數 4.3 實驗結果與討論 4.3.1 在TiN與HfON界面進行不同秒數CF4 電漿處理對金氧半元件電特性與可 靠性之影響 4.3.2 觀察不同退火溫度對TiN 與HfON 的界面以CF4 電漿浸泡30 秒處理之金 氧半元件電特性與可靠性分析 4.3.3 觀察不同退火溫度對TiN 與TaN 的界面以CF4 電漿浸泡30 秒處理之金氧 半元件電特性與可靠性分析 4.4 結論 第五章 在合金中摻入Ni 或在介電層堆疊AlN 對高功函數金屬閘極金氧半元件電性和可靠 度之影響 5.1 研究動機 5.2 製程與量測 5.2.1 製程條件 5.2.2 量測參數 5.3 實驗結果與討論 5.3.1 以Ni 掺入TiN 搭配ALD 沉積不同厚度TiN 隻金氧半元件其熱穩定性與 電特性 5.3.2 在金屬閘極與介電層界面處堆疊數種cycle 之AlN 之金氧半元件其電特性 與可靠性之比較 5.4 結論 第六章 在金屬閘極與介電層界面沉積AlN 搭配以CF4 電漿處理雙層金屬閘極界面製程之電 晶體電性研究 6.1 研究動機 6.2 製程與量測 6.2.1 製程條件 6.2.2 量測參數 6.3 實驗結果與討論 6.3.1 電特性 6.3.2 可靠度 6.4 結論 第七章結論 參考文獻

    [1] M. S. Krishinan, et al., IEDM, p. 571, 1998
    [2] C. Hobbs, et al., IEEE Symp. On VLSI Technology Tech. Dig., 2-1. 2003.
    [3] C. Hobbs, et al., IEEE Elec. Dev. Lett., vol.51(6), pp.978, 2004.
    [4] Seiichiro KAWAMURA, IEEE Custom Integrated Circuits Conference, p.467-474,
    2002.
    [5] D. G. Park, et al., IEDM Tech. Dig., p.671, 2001.
    [6] H. Zhong, et al., Appl. Phys. Lett., vol.78, p.1134-1136, 2001.
    [7] H. Zhong, et al., J. of Electronic Materials, vol.30, p.1493, 2001.
    [8] Y. H. Kim, et al., IEDM Tech. Dig., p.667, 2001.
    [9] J. K. Schaeffer, et al., MRS spring meeting, April, 2002.
    [10] I. Polishchuk, et al., IEEE Electron Device Lett., vol.22, p.444, 2001.
    [11] H. Zhong, et al., IEDM Tech. Dig., p.467, 2001.
    [12] C. Wang, et al., Appl. Phys. Lett., vol.83 (2), pp.308, 2003.
    [13] C. Hobbs, et al., Symp. VLSI Tech. Dig., pp.9, 2003
    [14] IEDM Short Course 2004, Mark Rodder, Texas Instrument.
    [15] IEDM Short Course 2004, Stefan De Gendt, IMEC.
    [16] W. Zhu, et al., Trans. Elec. Dev. Lett., vol.51 (1), pp.98, 2004.
    [17] M. V. Fischetti, et al., J. Appl. Phys., vol.90 (9), pp.4587, 2001.
    [18] Robert Chau, et al., Elec. Dev. Lett., vol.25 (6), pp.408, 2004.
    [19] H. Ono, et al., Appl. Phys. Lett., vol.73, no.11, p.1517, 1998.
    [20] R. Beyers, J. of Appl. Phys., vol.56, p.1, 1984
    [21] V. Misra, et al., 2002, MRS bulletin, vol.27, no.3, p.212
    [22] C.Wang,et al.,Appl.Phys.Lett.,vol.83,pp.308,2003
    [23] S. Zafar et al., Apply Phys. Letter, vol. 80, pp. 4858-4860, 2002.
    [24] Huang-Chun Wen et al., July 2006, IEEE EDL, vol.27, no.7 pp.598-601
    [25] Po-Yen. Chien, Integration of electrical characteristics for MOS devices with
    116
    Molybdenum metal gate 2007, thesis in the Department of Engineering and System
    Science, NTHU.
    [26] N. V. Nguyen, et al., Appl. Phys. Lett., 77, 3012 (2000).
    [27] P. T. Gao, et al., Thin Solid Films, 377, 557 (2000).
    [28] K. Kukli, et al., Thin Solid Films, 260, 135 (1995).
    [29] M. Cassir, et al., Appl. Surf. Sci., 193, 120 (2002).
    [30] C. M. Perkins, et al., Appl. Phys. Lett., 78, 2357 (2001).
    [31] C. Chaneliere, et al., Microelectron. Reliab., 39, 261 (1999).
    [32] D. D. L. Chung, et al., X-Ray Diffraction at Elevated Temperatures: A Method for
    In-Situ Process Analysis, Chap.1, VCH Publishers, New York (1993).
    [33] Powder Diffraction File: Inorganic and Organic Data Book, PDF#19-1299,
    25-0922, 25-1257, 25-1366, 27-1402, 34-1084, 42-0060, 42-1120, and 72-1088,
    JCPDS – International Center for Diffraction Data, American Society for Testing
    and Materials, Swarthmore, PA (1950-2003).
    [34] K. Onishi, et al., Symp. VLSI Tech., p.131, 2001.
    [35] Wu, L.; Yu, et al.," VLSI Technology Systems and Applications (VLSI-TSA),
    2010 International Symposium on , vol., no., pp.90-91, 26-28 April 2010
    [36] Fet, A., V. Haublein, et al. (2011). Journal of Vacuum Science & Technology B:
    Microelectronics and Nanometer Structures 29(1): 01 A905-901 A905-905.
    [37] Chi-Pei Lu, et al., VLSI-TSA, pp.92-93, 2010
    [38]K.G. Reid et al. , Thin Solid Films 517 (2009) 2712–2718
    [39] J. Huang, D. Heh, P. Sivasubramani, et al., VLSI Technology, 2009 Symposium
    on, pp. 34-35.
    [40] H. Hao-Zhi, C.-L. Kuei-Shu, F. Chung-Hao,, et al., ISDRS, 2011 International,
    pp. 1-2.
    [41] Jahan C, et al., Microelectron Reliab. 37 1529-32, 1997.
    117
    [42] V. Mikhelashvili, e al., IEEE EDL 27, p.344, 2006
    [43] Chih-Feng HUANG, Japanese Journal of Applied Physics Vol. 47, No. 2, 2008, pp.
    872–878
    [44] Jahan C, et al., Microelectron Reliab. 37 1529-32, 1997.
    [45] S. Mahapatra, et al., IEEE Electric Device, vol. 53, p.1583, 2006.
    [46] R. Woltjer, et al., IEEE Trans. Electron Devices, vol. 42, p.109, 1995
    [47] Po-Yen. Chien, Integration of electrical characteristics for MOS devices with
    Molybdenum metal gate 2007, thesis in the Department of Engineering and System
    Science, NTHU

    無法下載圖示 全文公開日期 本全文未授權公開 (校內網路)
    全文公開日期 本全文未授權公開 (校外網路)

    QR CODE