簡易檢索 / 詳目顯示

研究生: 廖均恆
論文名稱: 三電極單層自組分子奈米電晶體的研究與製作
Investigation and fabrication of self-assembled monolayer nano-transistor with three electrodes
指導教授: 周亞謙
口試委員:
學位類別: 碩士
Master
系所名稱: 理學院 - 物理學系
Department of Physics
論文出版年: 2004
畢業學年度: 92
語文別: 中文
論文頁數: 86
中文關鍵詞: 薄膜橋載台電子束微影分子電晶體分子電子元件三電極分子元件自組分子層矽的非等向性蝕刻乾式蝕刻
相關次數: 點閱:4下載:0
分享至:
查詢本校圖書館目錄 查詢臺灣博碩士論文知識加值系統 勘誤回報
  • 自西元1974年A. Aviram和M. A. Ratner提出可當作類似二極體整流功能的分子電子元件模型後[1~4],開啟了分子電子科學的研究。最近,許多分子電子學的研究團體發現分子元件有類似半導體元件的特性[5,6],分子奈米電子元件的優點是能藉由”由下而上”的組成方式來製作出來,其保有分子的原有特性和其尺寸在100 nm以下。目前分子電子學遇到的兩個問題是:(1)如何製作出奈米尺寸級的載台,(2)如何將欲研究的分子精確地填入載台中。

    本論文的研究即是利用一些常見的半導體技術製作出一個三電極奈米尺寸的薄膜橋載台,並利用Octanethiol[CH3(CH2)7SH]分子具有自我對準的功能(SAMs)正確地填入載台中。不同於M. A. Reed研究團隊所提出的雙電極薄膜橋[6],三電極的薄膜橋除了可以作為金屬點接觸光譜的研究和製作出整流性的分子元件外,更可以進一步製作出結構類似電晶體三個電極的元件,並在電性上發現了一個特別的現象,藉由改變閘極(Gate)電壓的大小,會使得源極電壓-源極電流特性曲線圖(Vs-Is圖)的曲線向右偏移,雖然只是個初步的研究,但這類的元件可進一步研究製作出具有開關功能的電晶體。


    目錄 摘要 …………………………………………………………Ⅰ 誌謝 …………………………………………………………Ⅱ 目錄 …………………………………………………………Ⅲ 圖片索引 ……………………………………………………Ⅵ 表格索引 ……………………………………………………Ⅸ 第一章:導論 ………………………………………………1 第二章:分子電子元件的導電機制 ………………………2 2-1 分子軌域模型理論…………………………… 4 2-2 單層自組分子的簡介………………………… 5 2-3 分子的電子傳導機制………………………… 7 第三章:元件的製作 ………………………………………9 3-1 簡介 …………………………………………… 9 3-2 製作流程總覽……………………………………11 3-3 光學微影 ……………………………………… 19 3-3-1 SOI晶圓的準備與清洗 …………………………20 3-3-2 光阻層的塗佈 ………………………………… 20 3-3-3 曝光 …………………………………………… 24 3-3-4 雙面對準曝光 ………………………………… 28 3-3-5 顯影 …………………………………………… 29 3-4 乾式蝕刻 ……………………………………… 30 3-4-1 乾式蝕刻原理 …………………………… 33 3-4-2 乾式蝕刻矽 …………………………………… 35 3-4-3 乾式蝕刻氮化矽 ……………………………… 36 3-4-4 乾式蝕刻二氧化矽 …………………………… 37 3-5 濕式蝕刻 ……………………………………… 38 3-5-1 矽的濕式蝕刻 ………………………………… 40 3-5-2 二氧化矽的濕式蝕刻 ………………………… 46 3-5-3 氮化矽的濕式蝕刻 …………………………… 46 3-6 電子束微影 …………………………………… 49 3-6-1 電子阻的塗佈 ………………………………… 49 3-6-2 電子束曝光系統和原理 ……………………… 51 3-7 熱氧化 ………………………………………… 53 3-8 熱蒸鍍 ………………………………………… 55 3-9 電性量測 ……………………………………… 58 第四章:元件製作的結果與討論 …………………………60 4-1 晶圓正面矽電極結構的製作 ………………… 60 4-2 KOH蝕刻晶圓背面的矽 …………………………60 4-3 H3PO4蝕刻去除晶圓正反兩面的氮化矽 ………62 4-4 RIE蝕刻二氧化矽 ………………………………63 4-5 KOH蝕刻在破片正面的矽電極 …………………64 4-6 HF蒸氣蝕刻去除二氧化矽 …………………… 65 4-7 矽孔洞的閘極氧化層成長 …………………… 67 4-8 熱蒸鍍金薄膜 ………………………………… 71 第五章:實驗數據分析 ……………………………… 76 5-1 金屬-絕緣層分子-金屬結構的電性分析 ……76 5-2 三電極電晶體的電性 ………………………… 80 5-3 結論 …………………………………………… 81 後記 ……………………………………………………… 82 參考文獻 ………………………………………………… 83

    [1]Brent A. Mantooth and Paul S. Weiss, “Fabrication, Assembly, and Charac- terization of Molecular Electronic Components”,proceeding of the IEEE, Vol. 91, No. 11, November 2003.

    [2]Robert M. Metzger, “All about(N-hexadecylquinolin-4-ium-1-yl) methyliden- tricyanoquinodimethanide, a unimolecular rectifier rectifier of electrical current”, J. Mater. Chem. ,2000, 10, 55-62.

    [3]Kurt Stokbro, Jeremy Taylor, and Mads Brandbyge, “Do Aviram-Ratner diodes rectify”, http://pubs.acs.org.

    [4]A. Aviram and M. A. Ratner, “Molecular Rectifiers.” Chem. Phys. Lett. 29, 277(1974).

    [5]Wenyong Wang, Takhee Lee, and M. A. Reed, “Mechanism of electron conduction in self-assembled alkanethiol monolayer devices”, Physical Review B 68, 035416 (2003).

    [6]J. Chen, T. Lee, J. Su, W. Wang, M. A. Reed, A. M. Rawlett, M. Kozaki, Y. Yao, R. C. Jagessar, S. M. Dirk, D.W. Price, J. M. Tour, D. S. Grubisha, and D. W. Bennett, “Molecular Electronic Devices” in “Molecular Nanoelectronics”, Edited by M. A. Reed and Takhee Lee, American Scinetific blishers.

    [7]David Goldhaber-Gordon,Michael S. Montemerlo, J. Chistopher Love, Gregory J. Opitteck, James C. Ellenbogen, “Overview of a noelectronic Devices” published in the proceedings of the IEEE, April 1997.

    [8]Y. G.. Krieger, “Molecular Electronics: Current State and Future Trends”, J. Structural Chem. , Vol. 34, pp.896-904, 1993.

    [9]S.V. Subbramanyam, “Molcecular Electronics,” Current Science, vol. 67, pp. 844-852, 1994.

    [10]J. Chen, M. A. Reed, “Large On-Off Ratios and Negative Differential Resistance in a Molecular Electronic Device,” Science, Vol 286, 1999.

    [11]C. Zhou, M. R. Deshpande, M. A. Reed, J. M. Tour, “Nanoscale metal/ self- asse -mbled monolayer/metal heterostructures”, Appied Physics Letters 71, 611 (1997 ).

    [12]S. Tiwari, F. Rana, H. Hanafi, A. Hartstein, E. F. Crabbe, K. Chan, Appl. Phys. Lett. 68, 1377(1996)

    [13]R. S. Potember, T. O. Poehler, and D. O. Cowan, Appl. Phys. Lett. 34, 405 (1979).

    [14]施敏原著, 黃調元譯, “半導體元件物理與製作技術(第二版)”, 國立交通大學出版社, 2002.

    [15]Steven S. Zumdahl,化學課程教學編輯委員會譯, “化學(第三版)”, 文京圖書有限公司, 1996.

    [16]Yu-Tai Tao, Chien-Ching Wu, Ji-Yang Eu, and Wen-ling Lin, Kwang-Chen Wu and Chun-hsien Chen, “Structure Evolution of Aromatic-Derivatized Thiol Mon- olaers on Evaporated Gold”, Langmuir 1997.

    [17]J. G. Simmons, “Conduction in thin dielectric films”, J. Phys. D: Appl. Phys., 1971, Vol. 4. Printed in Great Britain.
    [18] Mark A. Reed, “Molecular-Scale Electronics”, IEEE, Vol. 87, No. 4, April 1999.

    [19]N. N. Gribov, S. J. H. Theeuuwen, J. Caro, and E. van der Drift, F. D. Tichelaar and T. R. de Kruijff, B. J. Hickey,“Fabrication of metallic point contacts : A new approach for devices with a multilayer or a heterointerface”, American Vacuum Society, 1998.

    [20]A. J. Storm, J. H. Chen, X. S. Ling, H. W. Zandbergen and C. Dekker, “Fabrication of solid-state nanopores with single-nanometre precision”,nature materials, Vol 2, 2003.

    [21]Gribov, N. N., Theeuwen, S. J. C. H.,Caro, J. & Radelaar, S. ,“A new fabricaton process for metallic point contacts”, Microelectron. Eng. 35, 317~320(1997)

    [22]Hong Xiao著,羅正中,張鼎張譯,”半導體製程技術導論”, 台灣培生教育出版股份有限公司, 2002.

    [23]S. Wolf,”Silicon Prossing for the VLSI Era” CH12, 1986.

    [24]張德智,”奈米碳管成長的起始階段”, 國立清華大學碩士論文, 2002年.

    [25]http://ceiba.cc.ntu.edu.tw/522U4510/

    [26]http://www. silvaco.com

    [27]http://www.mse.nsysu.edu.tw/ictmc

    [28]孫介偉,”奈米尺寸單層自組分子元件的製作”, 國立清華大學碩士論文,2003年.
    [29]陳德修, ”薄膜金屬奈米橋的製作”, 國立清華大學碩士論文,2003年.

    [30]K. R. Williams, ”Silicon wet orientation-dependent etch rates”, Properties of Crystalline Silicon , London, 1999.

    [31]Bruce K. Gate, ”Wet etching and Bulk Micromachining Fundamental of Micromachining”, http://www.eng.utah.edu.

    [32]James D. Plummer著,羅正忠等譯, “半導體工程-先進製程與模擬”, 台灣培生教育出版股份有限公司.

    [33]顏培峻, “利用電子束微影技術製作間隔小於10 nm的電極”, 國立清華大學碩士論文, 2002年.

    [34]Murrae J. Bowden, C. Grant Wilsin, Larry F. Thompson, ”Introduction to Microlithography”, 1994.

    [35]Sorab K. Ghandhi, “VLSI Fabrication Principle”, CH7, 1994.

    [36]E. A. Irene and D. W. Dong,”Silicon Oxidation Studies: The Oxidatiion of Heavily B- and P-Doped Single Crystal Silicon”, J. Electrochem. Soc. , 125,1146 (1978).

    [37]C. P. Ho, J. D. Plummer, and J. D. Mindl, “Thermal Oxidation of Heavily Phosphorus-Doped Silicon”, J. Electrochem. Soc, 125,665 (1978).

    [38]W. Wang, T. Lee, M. Kamdar, M. A. Reed, M. P. Stewart, J-J. Hwang, J. M. Tour, “Electrical characterization of metal-molecule-silicon junction”, Superlattices and Microstructures 33(2003)217-226.

    無法下載圖示 全文公開日期 本全文未授權公開 (校內網路)
    全文公開日期 本全文未授權公開 (校外網路)

    QR CODE